Silicon頻率靈活的晶體振蕩器原型設(shè)計(jì)
來源:http://m.hhamai.cn 作者:金洛鑫電子 2019年07月20
每一款晶體振蕩器系列料號(hào),都是有固定的頻率范圍的,根據(jù)范圍的大小可以分為高頻和低頻,但是這樣也失去了靈活性的優(yōu)勢(shì).例如一顆低頻的石英晶體振蕩器性能和特性特別適合用于產(chǎn)品身上,但是頻率范圍達(dá)不到要求,這會(huì)使設(shè)計(jì)者和采購感到困擾,因此,美國(guó)一個(gè)叫做Silicon晶振的品牌,專門開發(fā)設(shè)計(jì)了具有頻率靈活性的振蕩器系列,本文將揭示其制造的設(shè)計(jì)原型及工作原理.
具有頻率柔性晶體振蕩器的原型制作:
理想情況下,新系統(tǒng)的開發(fā)人員應(yīng)該在設(shè)計(jì)過程的早期就做出時(shí)鐘要求的決定.雖然時(shí)鐘頻率是應(yīng)該預(yù)先知道的關(guān)鍵參數(shù),但確定這些頻率有時(shí)需要實(shí)驗(yàn)和重新評(píng)估.在設(shè)計(jì)的原型和驗(yàn)證階段快速改變時(shí)鐘頻率的能力可以加快上市時(shí)間.使用頻率靈活的可編程晶體振蕩器(XOs)作為原型工具,可以簡(jiǎn)化驗(yàn)證系統(tǒng)性能的過程,并有助于簡(jiǎn)化整個(gè)產(chǎn)品開發(fā)周期.
評(píng)估多個(gè)頻率:
當(dāng)進(jìn)行任何系統(tǒng)設(shè)計(jì)工作時(shí),頻率變化通常在設(shè)計(jì)周期的后期變得必要.例如,在開發(fā)過程中嘗試和優(yōu)化時(shí)鐘速率通常會(huì)提高性能和設(shè)計(jì)效率.在其他情況下,設(shè)計(jì)中的錯(cuò)誤或誤判可能需要改變頻率.在任何一種情況下,使用能夠適應(yīng)最后時(shí)刻變化的XO都是有幫助的,而不必改變材料清單或印刷電路板布局,特別是因?yàn)楣潭l率OSC晶振的交付周期可能會(huì)延長(zhǎng)幾周甚至幾個(gè)月.
最后一刻的改變非常普遍,尤其是在基于現(xiàn)場(chǎng)可編程門陣列的應(yīng)用中.FPGAs的極大靈活性意味著可以快速調(diào)整邏輯路徑寬度和數(shù)據(jù)速率,以提高功率、吞吐量或門利用率.例如,在FPGA設(shè)計(jì)的最后階段,改變數(shù)據(jù)路徑寬度或降低時(shí)鐘速率可能是關(guān)閉時(shí)序的有效方法.此外,可能會(huì)有混合信號(hào)電路,如片內(nèi)串行器/解串行器(SerDes)收發(fā)器,它們可能會(huì)受益于時(shí)鐘優(yōu)化.輸出抖動(dòng)性能和誤碼率通常直接取決于基準(zhǔn)時(shí)鐘頻率.快速改變時(shí)鐘頻率的能力有助于達(dá)到最佳時(shí)鐘速率.
頻率余量微調(diào):
在生產(chǎn)測(cè)試期間,使用標(biāo)準(zhǔn)頻率的系統(tǒng)也可以從頻率靈活的有源晶振中獲益,用于設(shè)計(jì)驗(yàn)證和頻率余量調(diào)整.雖然以太網(wǎng)媒體訪問控制或PHY可以指定156.25兆赫的參考XO,但固定頻率的參考不能實(shí)現(xiàn)速率容差.為了給系統(tǒng)留出余量,設(shè)計(jì)人員必須使用能夠產(chǎn)生156.25+100ppm和156.25-100ppmMHz的外部時(shí)鐘源,或者他們必須返工電路板以安裝更快或更慢的XOs.這種方法變得有限且耗時(shí),尤其是在多種溫度條件下測(cè)試多個(gè)電路板時(shí).
頻率余量微調(diào)也可以使用多個(gè)XO和一個(gè)多路復(fù)用器來實(shí)現(xiàn),如圖1所示.這種方案的缺點(diǎn)包括頻率數(shù)量有限以及在頻率之間切換時(shí)會(huì)引入額外的噪聲和相位不連續(xù)性.這種方法還需要不同的印刷電路板尺寸來進(jìn)行驗(yàn)證和生產(chǎn). 使用外部時(shí)鐘源或多個(gè)XO來執(zhí)行頻率裕度調(diào)節(jié)通常會(huì)限制設(shè)計(jì)人員進(jìn)行精細(xì)頻率調(diào)整或驗(yàn)證連續(xù)頻率以排除可疑問題區(qū)域的能力.由于獲得額外時(shí)鐘頻率所需的前置時(shí)間,此問題可能導(dǎo)致增加的返工和延遲增加.例如,如果系統(tǒng)工作在+100ppm但在+55ppm處失敗,則這些方法都不能有效地捕獲該故障.
傳統(tǒng)的頻率靈活XO不能應(yīng)對(duì)挑戰(zhàn):
解決頻率裕度問題的一個(gè)更好的方法是使用在線可編程XO,它可以產(chǎn)生具有非常高的增量頻率分辨率的連續(xù)頻率,而不會(huì)引入相位毛刺或損害相位抖動(dòng)性能.傳統(tǒng)的XO晶振無法實(shí)現(xiàn)這種頻率靈活性,因?yàn)樗鼈円蕾囉跈C(jī)械調(diào)諧的石英晶體,這些石英晶體被切割以在特定頻率下諧振.每個(gè)新頻率需要不同的晶體尺寸.
為滿足這一需求,傳統(tǒng)的XO供應(yīng)商使用模擬電路技術(shù),如鎖相環(huán)(PLL)來克服傳統(tǒng)晶體振蕩器的頻率剛性.但是,模擬PLL通常限于二次冪或整數(shù)倍頻.這些解決方案無法滿足為設(shè)計(jì)人員提供全頻率編程或“調(diào)整”靈活性所需的頻率分辨率.
電源抑制性能也影響系統(tǒng)原型和調(diào)試時(shí)間模擬PLL對(duì)噪聲非常敏感,通常通過電源和內(nèi)部VCO將噪聲源耦合和放大到輸出時(shí)鐘信號(hào).這種靈敏度可以防止模擬PLL在高性能系統(tǒng)中驅(qū)動(dòng)超低抖動(dòng)時(shí)鐘信號(hào),在這些系統(tǒng)中,時(shí)鐘靈活性很重要且環(huán)境容易產(chǎn)生噪聲和惡意.為了解決所有這些電源噪聲,必須經(jīng)常在時(shí)間關(guān)鍵的原型調(diào)試階段修改或重新設(shè)計(jì)PCB,這會(huì)顯著延遲系統(tǒng)驗(yàn)證和最終的生產(chǎn)發(fā)布.
系統(tǒng)噪聲主要是由于瞬態(tài)負(fù)載切換電流以及大多數(shù)計(jì)算機(jī),通信和消費(fèi)系統(tǒng)中開關(guān)模式電源(SMPS)的廣泛使用.為了對(duì)抗這些SMPS產(chǎn)生的噪聲和紋波,集成的片上電源電壓調(diào)節(jié)和濾波不僅成為固定SPXO振蕩器的必要功能,也成為可編程XO的必要功能.集成調(diào)節(jié)和濾波有助于抑制電源軌上常見的噪聲,從而不會(huì)影響輸出時(shí)鐘的抖動(dòng)性能.在大多數(shù)情況下,與傳統(tǒng)的基于模擬的XO相比,額外的PSR性能將改善抖動(dòng)容限,擴(kuò)展鏈路范圍并增強(qiáng)系統(tǒng)性能.
集成濾波和調(diào)節(jié)可直接轉(zhuǎn)化為材料清單成本和元件數(shù)量的節(jié)省,因?yàn)樵O(shè)計(jì)人員可以最小化甚至消除外部電源濾波器和鐵氧體磁珠元件,以保持足夠的抖動(dòng)性能.例如,假設(shè)基于模擬鎖相環(huán)的XO的電源上存在100千伏安范圍為100千赫至1兆赫的正弦紋波.提高系統(tǒng)功率效率所需的開關(guān)電源通常在此頻率范圍內(nèi)工作.電源上如此大的噪聲會(huì)降低典型XOs的抖動(dòng)性能,使用基于模擬的鎖相環(huán),無需片內(nèi)濾波和調(diào)節(jié),從約10ps(無電源噪聲)降至50ps(有電源噪聲).抖動(dòng)性能的降低使得基于模擬鎖相環(huán)的普通異或不適合高速網(wǎng)絡(luò)應(yīng)用,如千兆以太網(wǎng)和萬兆以太網(wǎng).
底線是什么?基于模擬鎖相環(huán)的XOs的性能和頻率限制迫使系統(tǒng)設(shè)計(jì)者使用通常缺乏集成電源調(diào)節(jié)和濾波的固定頻率器件.結(jié)果,設(shè)計(jì)師們發(fā)現(xiàn)自己回到了起點(diǎn),沒有多少選擇.
I2C數(shù)字可編程XOs提供多功能解決方案:
I2C數(shù)字可編程XOs為固定頻率XOs提供了靈活的替代方案.例如,如圖2所示,硅實(shí)驗(yàn)室的可編程振蕩器結(jié)合了傳統(tǒng)的固定頻率晶體基準(zhǔn)電壓源和專利數(shù)字鎖相環(huán)技術(shù),以提供頻率分辨率優(yōu)于每萬億分之26的I2C可編程輸出.由于其獨(dú)特的數(shù)字電路和廣泛的內(nèi)部電源調(diào)節(jié)濾波,基于數(shù)字鎖相環(huán)技術(shù)的OSC振蕩器可以輕松實(shí)現(xiàn)與基于固定頻率聲表面波振蕩器相當(dāng)?shù)亩秳?dòng)性能.I2C可編程振蕩器能夠在不犧牲性能的情況下評(píng)估系統(tǒng)中的任何頻率.此外,I2C可編程XO可以用默認(rèn)啟動(dòng)頻率訂購,它們與固定頻率XO引腳和性能兼容. 通過使用頻率靈活、I2C可編程晶振作為原型工具,開發(fā)人員可以大大簡(jiǎn)化驗(yàn)證和最大化系統(tǒng)性能的過程,同時(shí)簡(jiǎn)化整個(gè)產(chǎn)品開發(fā)周期.能夠在不改變材料清單、返工電路板設(shè)計(jì)或等待長(zhǎng)交付周期XOs的情況下改變時(shí)鐘頻率,有助于設(shè)計(jì)師在優(yōu)化特性和性能的同時(shí)實(shí)現(xiàn)業(yè)務(wù)關(guān)鍵型上市時(shí)間目標(biāo).
具有頻率柔性晶體振蕩器的原型制作:
理想情況下,新系統(tǒng)的開發(fā)人員應(yīng)該在設(shè)計(jì)過程的早期就做出時(shí)鐘要求的決定.雖然時(shí)鐘頻率是應(yīng)該預(yù)先知道的關(guān)鍵參數(shù),但確定這些頻率有時(shí)需要實(shí)驗(yàn)和重新評(píng)估.在設(shè)計(jì)的原型和驗(yàn)證階段快速改變時(shí)鐘頻率的能力可以加快上市時(shí)間.使用頻率靈活的可編程晶體振蕩器(XOs)作為原型工具,可以簡(jiǎn)化驗(yàn)證系統(tǒng)性能的過程,并有助于簡(jiǎn)化整個(gè)產(chǎn)品開發(fā)周期.
評(píng)估多個(gè)頻率:
當(dāng)進(jìn)行任何系統(tǒng)設(shè)計(jì)工作時(shí),頻率變化通常在設(shè)計(jì)周期的后期變得必要.例如,在開發(fā)過程中嘗試和優(yōu)化時(shí)鐘速率通常會(huì)提高性能和設(shè)計(jì)效率.在其他情況下,設(shè)計(jì)中的錯(cuò)誤或誤判可能需要改變頻率.在任何一種情況下,使用能夠適應(yīng)最后時(shí)刻變化的XO都是有幫助的,而不必改變材料清單或印刷電路板布局,特別是因?yàn)楣潭l率OSC晶振的交付周期可能會(huì)延長(zhǎng)幾周甚至幾個(gè)月.
最后一刻的改變非常普遍,尤其是在基于現(xiàn)場(chǎng)可編程門陣列的應(yīng)用中.FPGAs的極大靈活性意味著可以快速調(diào)整邏輯路徑寬度和數(shù)據(jù)速率,以提高功率、吞吐量或門利用率.例如,在FPGA設(shè)計(jì)的最后階段,改變數(shù)據(jù)路徑寬度或降低時(shí)鐘速率可能是關(guān)閉時(shí)序的有效方法.此外,可能會(huì)有混合信號(hào)電路,如片內(nèi)串行器/解串行器(SerDes)收發(fā)器,它們可能會(huì)受益于時(shí)鐘優(yōu)化.輸出抖動(dòng)性能和誤碼率通常直接取決于基準(zhǔn)時(shí)鐘頻率.快速改變時(shí)鐘頻率的能力有助于達(dá)到最佳時(shí)鐘速率.
頻率余量微調(diào):
在生產(chǎn)測(cè)試期間,使用標(biāo)準(zhǔn)頻率的系統(tǒng)也可以從頻率靈活的有源晶振中獲益,用于設(shè)計(jì)驗(yàn)證和頻率余量調(diào)整.雖然以太網(wǎng)媒體訪問控制或PHY可以指定156.25兆赫的參考XO,但固定頻率的參考不能實(shí)現(xiàn)速率容差.為了給系統(tǒng)留出余量,設(shè)計(jì)人員必須使用能夠產(chǎn)生156.25+100ppm和156.25-100ppmMHz的外部時(shí)鐘源,或者他們必須返工電路板以安裝更快或更慢的XOs.這種方法變得有限且耗時(shí),尤其是在多種溫度條件下測(cè)試多個(gè)電路板時(shí).
頻率余量微調(diào)也可以使用多個(gè)XO和一個(gè)多路復(fù)用器來實(shí)現(xiàn),如圖1所示.這種方案的缺點(diǎn)包括頻率數(shù)量有限以及在頻率之間切換時(shí)會(huì)引入額外的噪聲和相位不連續(xù)性.這種方法還需要不同的印刷電路板尺寸來進(jìn)行驗(yàn)證和生產(chǎn). 使用外部時(shí)鐘源或多個(gè)XO來執(zhí)行頻率裕度調(diào)節(jié)通常會(huì)限制設(shè)計(jì)人員進(jìn)行精細(xì)頻率調(diào)整或驗(yàn)證連續(xù)頻率以排除可疑問題區(qū)域的能力.由于獲得額外時(shí)鐘頻率所需的前置時(shí)間,此問題可能導(dǎo)致增加的返工和延遲增加.例如,如果系統(tǒng)工作在+100ppm但在+55ppm處失敗,則這些方法都不能有效地捕獲該故障.
傳統(tǒng)的頻率靈活XO不能應(yīng)對(duì)挑戰(zhàn):
解決頻率裕度問題的一個(gè)更好的方法是使用在線可編程XO,它可以產(chǎn)生具有非常高的增量頻率分辨率的連續(xù)頻率,而不會(huì)引入相位毛刺或損害相位抖動(dòng)性能.傳統(tǒng)的XO晶振無法實(shí)現(xiàn)這種頻率靈活性,因?yàn)樗鼈円蕾囉跈C(jī)械調(diào)諧的石英晶體,這些石英晶體被切割以在特定頻率下諧振.每個(gè)新頻率需要不同的晶體尺寸.
為滿足這一需求,傳統(tǒng)的XO供應(yīng)商使用模擬電路技術(shù),如鎖相環(huán)(PLL)來克服傳統(tǒng)晶體振蕩器的頻率剛性.但是,模擬PLL通常限于二次冪或整數(shù)倍頻.這些解決方案無法滿足為設(shè)計(jì)人員提供全頻率編程或“調(diào)整”靈活性所需的頻率分辨率.
電源抑制性能也影響系統(tǒng)原型和調(diào)試時(shí)間模擬PLL對(duì)噪聲非常敏感,通常通過電源和內(nèi)部VCO將噪聲源耦合和放大到輸出時(shí)鐘信號(hào).這種靈敏度可以防止模擬PLL在高性能系統(tǒng)中驅(qū)動(dòng)超低抖動(dòng)時(shí)鐘信號(hào),在這些系統(tǒng)中,時(shí)鐘靈活性很重要且環(huán)境容易產(chǎn)生噪聲和惡意.為了解決所有這些電源噪聲,必須經(jīng)常在時(shí)間關(guān)鍵的原型調(diào)試階段修改或重新設(shè)計(jì)PCB,這會(huì)顯著延遲系統(tǒng)驗(yàn)證和最終的生產(chǎn)發(fā)布.
系統(tǒng)噪聲主要是由于瞬態(tài)負(fù)載切換電流以及大多數(shù)計(jì)算機(jī),通信和消費(fèi)系統(tǒng)中開關(guān)模式電源(SMPS)的廣泛使用.為了對(duì)抗這些SMPS產(chǎn)生的噪聲和紋波,集成的片上電源電壓調(diào)節(jié)和濾波不僅成為固定SPXO振蕩器的必要功能,也成為可編程XO的必要功能.集成調(diào)節(jié)和濾波有助于抑制電源軌上常見的噪聲,從而不會(huì)影響輸出時(shí)鐘的抖動(dòng)性能.在大多數(shù)情況下,與傳統(tǒng)的基于模擬的XO相比,額外的PSR性能將改善抖動(dòng)容限,擴(kuò)展鏈路范圍并增強(qiáng)系統(tǒng)性能.
集成濾波和調(diào)節(jié)可直接轉(zhuǎn)化為材料清單成本和元件數(shù)量的節(jié)省,因?yàn)樵O(shè)計(jì)人員可以最小化甚至消除外部電源濾波器和鐵氧體磁珠元件,以保持足夠的抖動(dòng)性能.例如,假設(shè)基于模擬鎖相環(huán)的XO的電源上存在100千伏安范圍為100千赫至1兆赫的正弦紋波.提高系統(tǒng)功率效率所需的開關(guān)電源通常在此頻率范圍內(nèi)工作.電源上如此大的噪聲會(huì)降低典型XOs的抖動(dòng)性能,使用基于模擬的鎖相環(huán),無需片內(nèi)濾波和調(diào)節(jié),從約10ps(無電源噪聲)降至50ps(有電源噪聲).抖動(dòng)性能的降低使得基于模擬鎖相環(huán)的普通異或不適合高速網(wǎng)絡(luò)應(yīng)用,如千兆以太網(wǎng)和萬兆以太網(wǎng).
底線是什么?基于模擬鎖相環(huán)的XOs的性能和頻率限制迫使系統(tǒng)設(shè)計(jì)者使用通常缺乏集成電源調(diào)節(jié)和濾波的固定頻率器件.結(jié)果,設(shè)計(jì)師們發(fā)現(xiàn)自己回到了起點(diǎn),沒有多少選擇.
I2C數(shù)字可編程XOs提供多功能解決方案:
I2C數(shù)字可編程XOs為固定頻率XOs提供了靈活的替代方案.例如,如圖2所示,硅實(shí)驗(yàn)室的可編程振蕩器結(jié)合了傳統(tǒng)的固定頻率晶體基準(zhǔn)電壓源和專利數(shù)字鎖相環(huán)技術(shù),以提供頻率分辨率優(yōu)于每萬億分之26的I2C可編程輸出.由于其獨(dú)特的數(shù)字電路和廣泛的內(nèi)部電源調(diào)節(jié)濾波,基于數(shù)字鎖相環(huán)技術(shù)的OSC振蕩器可以輕松實(shí)現(xiàn)與基于固定頻率聲表面波振蕩器相當(dāng)?shù)亩秳?dòng)性能.I2C可編程振蕩器能夠在不犧牲性能的情況下評(píng)估系統(tǒng)中的任何頻率.此外,I2C可編程XO可以用默認(rèn)啟動(dòng)頻率訂購,它們與固定頻率XO引腳和性能兼容. 通過使用頻率靈活、I2C可編程晶振作為原型工具,開發(fā)人員可以大大簡(jiǎn)化驗(yàn)證和最大化系統(tǒng)性能的過程,同時(shí)簡(jiǎn)化整個(gè)產(chǎn)品開發(fā)周期.能夠在不改變材料清單、返工電路板設(shè)計(jì)或等待長(zhǎng)交付周期XOs的情況下改變時(shí)鐘頻率,有助于設(shè)計(jì)師在優(yōu)化特性和性能的同時(shí)實(shí)現(xiàn)業(yè)務(wù)關(guān)鍵型上市時(shí)間目標(biāo).
正在載入評(píng)論數(shù)據(jù)...
相關(guān)資訊
- [2024-03-08]IQD晶體尺寸縮小的設(shè)計(jì)效果LFXT...
- [2024-03-07]Golledge衛(wèi)星通信中的頻率控制產(chǎn)...
- [2024-03-07]Golledge工業(yè)自動(dòng)化和控制系統(tǒng)中...
- [2024-03-06]MTI-milliren恒溫晶振222系列振...
- [2024-03-06]MTI-milliren低G靈敏度銫原子鐘...
- [2024-03-05]GEYER高穩(wěn)定性KXO-V93T低功耗32...
- [2024-03-02]NEL為系統(tǒng)關(guān)鍵應(yīng)用程序設(shè)計(jì)和制...
- [2024-01-06]溫補(bǔ)補(bǔ)償振蕩器的原理及特點(diǎn)